摘要: 提出了一种通用的非规则低密度奇偶校验码译码器,可适用于通过单位阵准循环移位扩展构造的任意行重非规则LDPC码.该译码器通过调整译码存储单元的存储内容而节省了一个交织网络.同时,针对处理非规则LDPC码译码过程中由行列重差异所引起的流水冲突,提出了优化的插入空闲等待时钟周期方法以及预处理方法,有效地避免了流水冲突,从而保证了该译码器的高吞吐量以及译码性能.
中图分类号:
陈徐薇,甘小莺,俞晖,华颖,徐友云. 非规则低密度奇偶校验码译码器的结构设计和优化[J]. 上海交通大学学报(自然版).
CHEN Xuwei,GAN Xiaoying,YU Hui,HUA Ying,XU Youyun. Irregular Low Density Parity Check Decoder Design and Its Optimized Decoding Process[J]. Journal of Shanghai Jiaotong University.